瀾起科技PCIe 5.0/CXL 2.0 Retimer芯片實現量產

上海2023年1月6日/美通社/--國際領先的數據處理及互連芯片設計公司瀾起科技今天宣佈,其PCIe5.0/CXL2.0Retimer芯片成功實現量產。該芯片是瀾起科技現有PCIe4.0Retimer產品的關鍵升級,可為業界提供穩定可靠的高帶寬、低延遲PCIe5.0/CXL2.0互連解決方案。瀾起科技PCIe5.0/CXL2.0Retimer瀾起科技的PCIe5.0/CXL2.0Retimer芯片,採用先進的信號調理技術來提升信號完整性,增加高速信號的有效傳輸距離。該芯片符合PCI-SIG和CX

看更多...

CXL 3.0設計規範公布,強化CPU與其他加速器溝通效率、加大數據傳輸速率向下相容CXL 2.0、CXL 1.1與CXL 1.0設計規範

併入OpenCAPI標準之後,CXL (Compute Express Link)聯盟稍早對外公布3.0版本設計規範,主要擴展架構設計與數據傳輸管理能力,並且強化CPU與其他加速器溝通連動效率。 CXL聯盟總裁Siamak Tavallaei表示,CXL技術將持續協助推動現代化數據中心所需異構與可擴展組合設計,藉由提高運算效能表現,使人工智慧、機器學習等應用可以透...

看更多...

早期由AMD、賽靈思與IBM等業者支持的OpenCAPI標準,將併入CXL設計規範未來將持續推動更快、更龐大的運算效率成長

市場動態 處理器 過去由AMD、賽靈思與IBM等科技業者支持的OpenCAPI標準,稍早宣布將與現行主流採用的CXL (Compute Express Link)標準合併,未來OpenCAPI所有標準與資產都會併入CXL (Compute Express Link)標準規範內。 OpenCAPI標準源自IBM既有加速器元件與CPU溝通協議C...

看更多...